## 9. Организация прерываний в микроконтроллерах фирмы INTEL MCS-51

Запросы от внешних прерываний ~INT0, ~INT1 фиксируются в триг-герах IE0, IE1 Регистра Управления T/C и внешними прерываиями (TCON). Установка этих триггеров осуществляется низким уровнем на вхо-дах ~INT0, ~INT1 (если сброшены биты IT0 = 0, IT1 = 0 регистра TCON), или по фронту «1-0» (если биты установлены: IT 0 = 1, IT 1 = 1).

Запросы прерываний от Таймеров/Счетчиков фиксируются в триггерах TF0, TF1 регистра управления TCON.

Запрос прерывания последовательного порта вызывается установкой флага прерывания приемника RI или флага прерывания передатчика TI в ре-гистре SCON. В отличие от всех остальных флагов, RI и TI сбрасываются только программным путем (обычно в пределах подпрограммы обработки прерывания, где определяется: какому из флагов RI или TI соответствует прерывание).

Все перечисленные флаги прерываний : IE0, IE1, TF0, TF1, RI, TI – могут быть установлены (или сброшены) программно и вызвать соответствующие прерывания.

Прерывание по каждому из перечисленных источников может быть разрешено или запрещено установкой или сбросом соответствующего бита в РЕГИСТРЕ МАСКИ (Разрешения) ПРЕРЫВАНИЙ – (IE)

**РЕГИСТР ПРИОРИТЕТОВ ПРЕРЫВАНИЙ – ІР** предназначен для установки уровня приоритета прерывания для каждого из пяти источников прерываний:

| прерывании:                                                                                     |
|-------------------------------------------------------------------------------------------------|
| □ PS – установка уровня приоритета прерывания от последовательного                              |
| порта;                                                                                          |
| □ РТ1 – установка уровня приоритета прерывания от Т/С 1;                                        |
| <ul> <li>□ PX1 – установка уровня приоритета прерывания от внешнего источника -INT1;</li> </ul> |
| □ PT0 – установка уровня приоритета прерывания от Т/С 0;                                        |
| $\square$ PX0 — установка уровня приоритета прерывания от внешнего источника $\sim$ INT0.       |
| Наличие в разряде регистра IP «1» устанавливает для соответствую-щего                           |
| источника высокий уровень приоритета, а наличие «0» – низкий уро-вень                           |
| приоритета.                                                                                     |
| Программа обработки прерывания с низким уровнем приоритета мо-жет                               |

Программа обработки прерывания с низким уровнем приоритета мо-жет быть прервана запросом прерывания с высоким уровнем приоритета, но не может быть прервана другим запросом прерывания с низким уровнем приоритета. Программа обработки прерывания с высоким уровнем приоритета не может быть прервана никаким другим запросом прерывания.

Если два запроса с разными уровнями приоритета приняты одновре-менно, сначала будет обслужен запрос с высоким уровнем приоритета. Если одновременно приняты запросы с одинаковым уровнем приори-тета, обработка их будет производиться в порядке, задаваемом последовательностью внутреннего опроса флагов прерываний. Таким образом, в пределах одного приоритетного уровня существует еще одна структура приоритетов (табл. 15):

При переходе по вектору на подпрограмму обработки прерывания аппаратно запрещаются все прерывания с уровнем приоритета, равным (или меньшим) уровню приоритета обслуживаемого прерывания.

Подпрограмма обслуживания прерывания должна заканчиваться выполнением команды RETI, которая восстанавливает состояние логики прерывания и загружает из стека в счетчик команд (PC) адрес возврата в исходную программу. При использовании команды RET восстанавливается только счетчик команд (PC) из стека. Состояние логики прерывания команда RET не меняет, т. е. сохраняется запрет на прерывания с равным (или мень-шим) приоритетом.

Больше можно узнать в методе к первой лабе!!!